CMOS: Perbedaan antara revisi

Konten dihapus Konten ditambahkan
Baris 39:
Gambar pada bagian kanan menunjukkan diagram sirkuit dari gerbang [[NAND]] pada logika CMOS. Jika semua masukan A dan B tinggi, dan semua transistor NMOS (separuh bawah) akan menghantar, dan transistor PMOS (separuh atas) tidak menghantar, dan sebuah jalur akan terbentuk antara keluaran dan V<sub>ss</sub> (ground), membuat keluaran rendah. Jika salah satu masukan A atau B rendah, salah satu transistor NMOS tidak akan menghantar, sedangkan salah satu transistor NMOS akan menghantar, dan jalur akan terbentuk antara keluaran dan V<sub>dd</sub> (sumber tegangan), membuat keluaran tinggi.
 
Sebuah keunggulan logika CMOS daripada logika NMOS adalah semuaperubahan pensakelarankeluaran antara rendah- ke tinggi danataupun tinggi- ke rendah adalahberlangsung cepat karena transistor pada rangkaian pull-up memiliki resistansi rendah saat dihidupkan, tidak seperti resistor beban di logika NMOS. UntukSelain tambahanitu, sinyal keluaran mengayun penuh di antara catu positif dan negatif. Sinyal yang kuat dan simetris ini membuat CMOS lebih kebaltahan terhadap gangguan.
 
== Perhitungan kekomplekan ==